Circuitos Digitales MÓDULOS COMBINACIONALES Semana 10 Multiplexor- Demultiplexor buffer de datos...
-
Upload
natalia-suarez-camacho -
Category
Documents
-
view
222 -
download
0
Transcript of Circuitos Digitales MÓDULOS COMBINACIONALES Semana 10 Multiplexor- Demultiplexor buffer de datos...
Circuitos Digitales MÓDULOS
COMBINACIONALESSemana 10
Multiplexor- Demultiplexor buffer de datos
Ing. JORGE MOSCOSO SANCHEZ
Módulos combinacionales básicos MSI
• Conjunto de compuertas que realizan una tarea específica.
• Pueden implementar funciones booleanas.• MSI : (Medium Size of Integration) con un
número de compuertas entre 10 y 100.• Circuitos MSI: • Multiplexores, decodificadores, codificadores,
demultiplexores, sumadores y comparadores.
• Multiplexaje es la combinación de múltiples canales de información en un medio común de transmisión de alta velocidad.
• Multiplexar la información es la mejor manera de aprovechar la utilización de enlaces de alta velocidad
MULTIPLEXORES (MUX)
• Selector de Datos.• Permite seleccionar información digital
procedente de diversas fuentes a una única línea de salida, por medio de líneas de selección.
• Mux 2-1: Selecciona una línea de datos de entrada (A o B) dependiendo del valor del bit de selección S.
• Mux 4
Multiplexor de 2 y 4 entradas
Mux 2 a 1 Mux 4 a 1
Configuración interna
Controla el paso del
dato
Multiplexor Comercial
• 74151
• Mux 8 a 13 líneas de
selección
8 entradas de datos
Salida
Salida negada
Habilitación (encendido)
Demultiplexores (DEMUX)• El dato D puede tomar solo una salida Y,
según la selección de S0 y S1.
• Los DEMUX son distribuidores de datos.
• Demux 1 a 4.
Selección de la ruta que toma el dato
Diagrama de tiempos DEMUX de 1 a 4
DECOS o DEMUX• Una característica de los DECOS es que
pueden ser utilizados como DEMUX
• El habilitador del DECO es la entrada de datos (serial).
DECO en configuración
DEMUXS0
S1
DECOS o DEMUX
Ejemplo
• f(V,W,X,Y,Z)=
m(5,7,13,15,16,20,25,27,29,31)
• Para la segunda Tabla (MUX 2)
I0=Y NOR Z
I1=Y NOR Z
I2=Z
I3=Z
Solución
Decodificadores• Detecta un código en la entrada e indica
la presencia de este código mediante un cierto nivel en una de las salidas.
Decodificador 2 a 4• Para cada posible condición de entrada,
una y sólo una señal de salida, tendrá el valor de 1 lógico.
Salida activa según el código de entrada
Código de entrada
Decodificador 2 a 4
• Una salida solo es 1, en una combinación de S1 y S0 :
• Aplicaciones:*Convertir códigos*Direccionar memorias y
periféricos.*Implementar funciones
lógicas
Decodificador 2 a 4(Salidas negadas)
EN S1 S0 D0 D1 D2 D3
1 X X 1 1 1 1
0 0 0 0 1 1 1
0 0 1 1 0 1 1
0 1 0 1 1 0 1
0 1 1 1 1 1 0
Habilitador
Decodificador 2 a 4 comercial
• Líneas de selección A y B • Enable : G (Habilitación) • Salidas:Y0,Y1,Y2Y3• Salidas activas en bajo.
Dos decodificadores de 2 a 4 en un solo CI
Decodificadores
• Comerciales: Deco 3 a 8 (74138), Deco 4 a 16 (74154).• Decodificadores de BCD a 7
segmentos. (7447 y 7448, para ánodo o cátodo común)
• EJERCICIO• Construir un DECO de 3 a 8 a partir de 2 decos 2 a 4 con habilitación y
compuertas adicionales.
Decodificador de 3 a 8 líneas
• El decodificador de 3 a 8 líneas, activa una sola de las 8 líneas de salida de acuerdo con el código binario presente en las 3 líneas de entrada.
• Las entradas del decodificador son A, B, y, C y las salidas van de y0 a y7 (activas en bajo).
Decodificador de 3 a 8
Comercial con salidas negadas
Típico
Implementación de funciones lógicas usando decodificadores
• C=x,y,z(2,3,6,7)x y z C
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 1
1 1 1 1Solo se toman las
salidas que se activan
Ejemplo7)m(2,3,5,6,C)B,f(A, Z
SOPPOS
Teorema de DeMorgan
(X’Y’)’=X+Y
Conexion de decodificadores en paralelo• Construir un decodificador
de 4 a 16 con dos deco
3 a 8
Deco de 4 a 16