Electrónica Digital - Circuitos Biestables - Parte I

download Electrónica Digital - Circuitos Biestables - Parte I

of 4

Transcript of Electrónica Digital - Circuitos Biestables - Parte I

  • 8/17/2019 Electrónica Digital - Circuitos Biestables - Parte I

    1/4

    17/4/2016 Electrónica Digital - Circuitos Biestables - Parte I.

    http://r-luis.xbot.es/edigital/ed12.html 1/4

    » E.Basica » E.Digital - Tutorial Básico - Transistores » Puerto Paralelo » Microcontroladores » IC-Datos » Sensores » Proyectos » Zona de Lectores » Descargas » CNC » Link's

    » Mapa del Sitio

    » Foro » Nuevo Foro » M i Correo » M is Acti vidades...

    - -- Novedades ---

    » E.Digital » Tutorial Básico ( 12 de 14 )

    .: Circuitos Biestables - Parte I.

    Nuevamente aquí... y luego de esto me tomaré un buen descanso, esocreo...!!!

    Comencemos... Los circuitos biestables son muy conocidos yempleados como elementos de memoria, ya que son capaces dealmacenar un bit de información. En general, son conocidos comoFlip-Flop y poseen dos estados estables, uno a nivel alto (1 lógico) yotro a nivel bajo (cero lógico), Se entendió...?, aplausos para mi...

    gracias, muchas gracias...!!!

    Perdón, me estaba olvidando de un pequeño detalle, es posible que al presionar el pulsador se produzcan rebotes eléctricos, es como haberlo presionado varias veces, y sí... los resultados serán totalmenteinesperados, así que lo de los cablecitos para probar estos circuitos nonos servirán de mucho, es conveniente utilizar un pulso de reloj pararealizar estas pruebas, ya sabes...!!! un circuito astable, de los quehicimos en lecciones anteriores , de ahora en más lo llamaremos pulsode reloj o Clock o CK .

    Por lo general un Flip-Flop dispone de dos señales de salida, una conel mismo valor de la entrada y otra con la negación del mismo o sea sucomplemento.

    Primero lo básico, como siempre, y luego lo enredamos un poco más.

    .: FLIP FLOP BÁSICO RS

    Se pu ede construir uno fácilmente utilizando dos compuertas NAND o

    NOR conectadas de tal forma de realimentar la entrada de una con lasalida de la otra, quedando libre una entrada de cada compuerta, lascuales serán utilizadas para control Set y Reset ...

    http://r-luis.xbot.es/map_rl.htmlhttp://r-luis.xbot.es/map_rl.htmlhttp://r-luis.xbot.es/links/index.htmlhttp://r-luis.xbot.es/puerto/index.htmlhttp://r-luis.xbot.es/index.htmlmailto:[email protected]://r-luis.xbot.es/activ/index.htmlmailto:[email protected]://electroluis.superforos.com/http://boards.melodysoft.com/Ero-Pichttp://r-luis.xbot.es/map_rl.htmlhttp://r-luis.xbot.es/links/index.htmlhttp://r-luis.xbot.es/cnc/index.htmlhttp://r-luis.xbot.es/descarga/index.htmlhttp://r-luis.xbot.es/lectores/index.htmlhttp://r-luis.xbot.es/project/index.htmlhttp://r-luis.xbot.es/sensores/index.htmlhttp://r-luis.xbot.es/icdatos/index.htmlhttp://r-luis.xbot.es/pic1/index.htmlhttp://r-luis.xbot.es/puerto/index.htmlhttp://r-luis.xbot.es/edigital/qnpn_pnp.htmlhttp://r-luis.xbot.es/edigital/index.htmlhttp://r-luis.xbot.es/edigital/index.htmlhttp://r-luis.xbot.es/ebasica/index.htmlmailto:[email protected]://r-luis.xbot.es/index.html

  • 8/17/2019 Electrónica Digital - Circuitos Biestables - Parte I

    2/4

    17/4/2016 Electrónica Digital - Circuitos Biestables - Parte I.

    http://r-luis.xbot.es/edigital/ed12.html 2/4

    Las resistencias R1 y R2 utilizadas en ambos casos son de 10k y las puse solamente para evitar estados indeterminados, observa el circuitocon compuertas NOR... Un nivel alto aplicado en Set , hace que lasalida negada ~Q sea 0 debido a la tabla de verdad de la compuerta

    NOR, al realimentar la entrada de la segunda compuerta y estando laotra a masa, la salida normal Q será 1. Ahora bien, esta señalrealimenta la primer compuerta, por lo tanto no importan los rebotes,y el FF se mantendrá en este estado hasta que le des un pulso positivoa la entrada Reset

    Conclusión: El biestable posee dos entradas Set y Reset que trabajancon un mismo nivel de señal, provee dos salidas, una salida normal Qque refleja la señal de entrada Set y otra ~Q que es el complemento dela anterior.

    Si comparas los dos flip-flop representados en el gráfico, verás quesólo difieren en los niveles de señal que se utilizan, debido a la tablade verdad que le corresponde a cada tipo de compuerta.

    .: FLIP FLOP RS - Controlado por un pulso de reloj:

    En este caso voy a utilizar el ejemplo de las compuertas NAND, perole agregaremos dos compuertas mas, y uniremos la entrada de cadauna a una señal de Reloj...

    Lo dicho mas arriba, necesitamos un generador de pulsos (Astable) para conectarlo en la entrada Clock, una vez lo tenemos pasamos ainterpretar el circuito...

    Si pones un 0 en Set y la entrada Clock está a 1 ocurrirá todo lo que

  • 8/17/2019 Electrónica Digital - Circuitos Biestables - Parte I

    3/4

    17/4/2016 Electrónica Digital - Circuitos Biestables - Parte I.

    http://r-luis.xbot.es/edigital/ed12.html 3/4

    se describe en el esquema anterior, veamos que ocurre cuando Clock pasa a 0...

    Sorpresaaaaaaaaa...!!!, el FF se mantiene sin cambios en Q y ~Q .Fíjate que ahora no importa el estado de Set y Reset , esto se debe a sutabla de verdad (basta que una de sus entradas sea 0 para que su salidasea 1) por lo tanto Set y Reset quedan inhabilitadas.

    Es decir que se leerán los niveles de Set y Reset sólo cuando la

    entrada Clock sea 1.NOTA 1: El primer circuito que vimos (Flip-Flop simple) es llamadoFlip-Flop Asíncrono ya que puede cambiar el estados de sus salidasen cualquier momento, y sólo depende de las entradas Set y Reset.

    NOTA 2: El segundo circuito es controlado por una entrada Clock yes llamado Flip-Flop Síncrono ya que el cambio de estado de sussalidas esta sincronizado por un pulso de reloj que realiza la lectura delas entradas en un determinado instante.

    Antes de continuar quiero mostrarte algo muy interesante, no es laúnica forma de obtener un Flip-Flop, observa esto...

    .: FLIP FLOP - Con un inversor

    La ventaja aquí es la cantidad de compuertas utilizadas, esta bueno, note parece...?

    Bueno, lo dejo para que lo analices...

    http://r-luis.xbot.es/edigital/ed13.htmlhttp://r-luis.xbot.es/edigital/index.htmlhttp://r-luis.xbot.es/edigital/ed11.html

  • 8/17/2019 Electrónica Digital - Circuitos Biestables - Parte I

    4/4

    17/4/2016 Electrónica Digital - Circuitos Biestables - Parte I.

    http://r-luis.xbot.es/edigital/ed12.html 4/4

    1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14

    Tabla de Referencias

    --| San Salvador de Jujuy - Abril 17 de 2016 |--

    http://r-luis.xbot.es/edigital/ed_ref.htmlhttp://r-luis.xbot.es/edigital/ed14.htmlhttp://r-luis.xbot.es/edigital/ed13.htmlhttp://r-luis.xbot.es/edigital/ed12.htmlhttp://r-luis.xbot.es/edigital/ed11.htmlhttp://r-luis.xbot.es/edigital/ed10.htmlhttp://r-luis.xbot.es/edigital/ed09.htmlhttp://r-luis.xbot.es/edigital/ed08.htmlhttp://r-luis.xbot.es/edigital/ed07.htmlhttp://r-luis.xbot.es/edigital/ed06.htmlhttp://r-luis.xbot.es/edigital/ed05.htmlhttp://r-luis.xbot.es/edigital/ed04.htmlhttp://r-luis.xbot.es/edigital/ed03.htmlhttp://r-luis.xbot.es/edigital/ed02.htmlhttp://r-luis.xbot.es/edigital/ed01.html