Buses, Direccionamiento, Temporizacion

83
Instituto Tecnológico Superior de Valladolid Unidad II Comunicación Interna de la computadora Elaborado por la Lic. Yesenia Cetina Marrufo

description

En esta presentación describe cual es el proceso de comunicación interna de la computadora en el que explica el funcionamiento de los buses, direccionamiento y temporización

Transcript of Buses, Direccionamiento, Temporizacion

  • 1. Instituto Tecnolgico Superior de ValladolidUnidad IIComunicacin Interna de lacomputadora
    Elaborado por la Lic. Yesenia Cetina Marrufo

2. UNIDAD IITEMAS
Buses
Direccionamiento
Temporizacin
3. Qu es un bus?
4. BUS
Es un camino de comunicacin entre dos dispositivos
Es el conjunto de lneas (cables) de hardware utilizados para la transmisin de datos entre los componentes de un sistema informtico.
Medio por el cual los datos se transfieren de una parte de una computadora a otra. El bus se puede comparar con una autopista en la que los datos viajan dentro de una computadora.
Conjunto de lneas elctricas (tiras de metal sobre una placa de circuito impreso).
5. 6. 7. Caractersticas
Se trata de un medio de comunicacin compartido.
La cantidad de informacin que se transmitees en forma simultnea.
Este volumen se expresa en bits y corresponde al nmero de lneas fsicas mediante las cuales se enva la informacin en forma simultnea.
El trmino "ancho" se utiliza para designar el nmero de bits que un bus puede transmitir simultneamente.
8. Caractersticas
La velocidad del bus se define a travs de su frecuencia (que se expresa en Hercios o Hertz), es decir el nmero de paquetes de datos que pueden ser enviados o recibidos por segundo.
Cada vez que se envan o reciben estos datos podemos hablar de ciclo.
9. Caractersticas
De esta manera, es posible hallar la velocidad de transferencia mxima del bus (la cantidad de datos que puede transportar por unidad de tiempo) al multiplicar su ancho por la frecuencia.
Por lo tanto, un bus con un ancho de 16 bits y una frecuencia de 133 MHz, tiene una velocidad de transferencia de: 16 * 133.10 = 2128 bit/s
10. 11. Estructura
Puede llegar a tener hasta 100 lneas, cada lnea con alguna funcin particular, existen buses muy diversos, las cuales estn ordenados en tres grandes grupos:
Bus de datos (para la transmisin de datos)
Bus de direccin (para designar la fuente y destino, est limitada por la capacidad de memoria)
Bus de control (para controlar el acceso de laslneas de datos y de direccin, CPU controlador de Bus)
12. BUS DE DATOS (Data Bus)
A travs del bus de datos circulan los datos entre los elementos componentes del ordenador. Estos datos pueden ser de entrada o salida respecto a la CPU. Comunican a sta con la memoria y con los controladores de entrada/salida. Este bus tambin es conocido como bus de entrada/salida.
13. 14. BUS DE DIRECIONES (Adress Bus):
La informacin que circula en este bus son direcciones de posiciones de memoria. El sentido en que circulan estas direcciones es siempre desde la CPU hacia la memoria principal
15. 16. BUS DE CONTROL (Control Bus):
A travs de este bus circulan las seales de control de todo el sistema. Este bus, al contrario que el de direcciones, es de entrada y salida, debido a que la CPU enva seales de control a los dispositivos perifricos y estos envan a la CPU informacin sobre su estado de funcionamiento.
17. 18. 19. 20. Lneas tpicas del bus de control

  • Escritura en memoria (Memorywrite).

21. Lectura de memoria (MemoryRead). 22. Escritura de E/S (I/O Write). 23. Lectura de E/S (I/O Read). 24. Transferencia reconocida (Transfer ACK-Acknowledge). 25. Peticin del bus (Bus Request). 26. Cesin del bus (Bus Grant). 27. Peticin de interrupcin (InterruptRequest). 28. Interrupcin reconocida (Interrupt ACK). 29. Reloj (Clock). 30. Inicio (Reset).