Instituto Politécnico Nacional Unidad Profesional Interdisciplinaria en Ingeniería y
Tecnologías Avanzadas Ingeniería Mecatrónica – CIRCUITOS LOGICOS Profesor: Hernández Gutiérrez Carlos Alberto
Grupo: 2MM1 Fecha: 15 de Octubre del 2015
Decodificador
HIPOLITO MENDEZ EROS EFREN
Tienen como función detectar la presencia de una determinada combinación de bits en sus
entradas y señalar la presencia de este código mediante un cierto nivel de salida. Un
decodificador posee N líneas de entrada para gestionar N bits y en una de las 2^N líneas de
salida indica la presencia de una o más combinaciones de n bits.
Para cualquier código dado en las entradas solo se activa una de las N posibles salidas.
Para la práctica desarrollaremos el código de un decodificador de binario a decimal.
Decodificador de binario a decimal
Describimos el programa en ISE
Sintetizamos el código para comprobar que sea correcto y pala simular
Simulación
Para la simulación seleccionamos la casilla de Simulation y nuestro código descrito en
Verilog.
Luego corremos la simulación y esperamos que ISim se ejecute
Ya una vez abierto, forzamos una constante de entrada
Corremos el programa y comprobamos que el código fue descrito correctamente
Implementación
Para la implementación abrimos una nueva fuente (Implementation Constraints File) y
desarrollamos el siguiente código donde en las primeras tres líneas de código asignamos
tres de los Switches de la tarjeta Nexis a la entrada y 8 led’s a la salida
Top Related