Parcial 1 2012 01 Arquitectura

2
UNIVERSIDAD NACIONAL DE COLOMBIA – SEDE MEDELLÍN FACULTAD DE MINAS ESCUELA DE MECATRÓNICA Asignatura: ARQUITECTURA DE COMPUTADORES Grupo: 01 Nota: Examen: PRIMER PARCIAL Valor: 25% Nombre del estudiante: Documento: Nombre del docente HUGO DE JESÚS MESA YEPES Fecha: Mayo 8 de 2012 1.(10%) Expresar en el sistema decimal, el número real de simple precisión, expresado mediante el formato IEEE 754.[01100110010000111110100100000000] 2. Dados los siguientes números: A=3AB.D (H) B=111010001011.101 ( 2) C=652.4 (8) D=10011.101 (2) a) (30%) Realizar la siguiente operación en binario ( AB) ×C÷D, obteniendo el resultado con cinco bits en la parte fraccionaria b) (10%) Expresar el resultado obtenido, usando el formato IEEE 754 de simple precisión 3.(10%) Explique el ciclo de ejecución en una maquina con arquitectura de Von Neumann 4. (10%) Explique el uso y funcionamiento de los registros: MBR, MAR, IR e IBR 5.(10%) Cuáles son los tipos de sentencias en ensamblador, explíquelas y de ejemplos de cada una de estas. 6. Simplificar al máximo las siguientes funciones lógicas de sumas de productos: a)(10%) f ( A,B,C,D,E )= m ( 1,3,4,9,11 , 12 , 13,15,17,19,22,25,27,29,30,31¿ ) ¿ b)(10%) f (X,Y,Z,W,P,Q) = m ( 8 , 16 , 17 , 24 26 , 3235,4044 , 48 53 , 5662 )

description

Quiz de la asignatura Arquitectura de Computadores. La arquitectura de computadores, es la materia que enseña como funciona internamente el computador.

Transcript of Parcial 1 2012 01 Arquitectura

UNIVERSIDAD NACIONAL DE COLOMBIA SEDE MEDELLNFACULTAD DE MINASESCUELA DE MECATRNICA

Asignatura:ARQUITECTURA DE COMPUTADORESGrupo:01Nota:

Examen:PRIMER PARCIALValor:25%

Nombre del estudiante:Documento:

Nombre del docenteHUGO DE JESS MESA YEPESFecha: Mayo 8 de 2012

1.(10%) Expresar en el sistema decimal, el nmero real de simple precisin, expresado mediante el formato IEEE 754.[01100110010000111110100100000000]

2.Dados los siguientes nmeros:A=3AB.D(H)B=111010001011.101(2)C=652.4(8)D=10011.101(2)

a) (30%) Realizar la siguiente operacin en binario , obteniendo el resultado con cinco bits en la parte fraccionariab) (10%) Expresar el resultado obtenido, usando el formato IEEE 754 de simple precisin

3.(10%) Explique el ciclo de ejecucin en una maquina con arquitectura de Von Neumann

4.(10%) Explique el uso y funcionamiento de los registros: MBR, MAR, IR e IBR

5.(10%) Cules son los tipos de sentencias en ensamblador, explquelas y de ejemplos de cada una de estas.

6.Simplificar al mximo las siguientes funciones lgicas de sumas de productos:a)(10%)

b)(10%)

UNIVERSIDAD NACIONAL DE COLOMBIA SEDE MEDELLNFACULTAD DE MINASESCUELA DE MECATRNICA

Asignatura:ARQUITECTURA DE COMPUTADORESGrupo:02Nota:

Examen:PRIMER PARCIALValor:10%

Nombre del estudiante:Documento:

Nombre del docenteHUGO DE JESS MESA YEPESFecha: Mayo 8 de 2012

1.(10%) Expresar en el sistema decimal, el nmero real de simple precisin, expresado mediante el formato IEEE 754.[11101010010110111110100101000000]

2.Dados los siguientes nmeros:A=2C9.E(H)B=110110101111.011(2)C=565.3(8)D=11010.011(2)

a) (30%) Realizar la siguiente operacin en binario , obteniendo el resultado con cinco bits en la parte fraccionariab) (10%) Expresar el resultado obtenido, usando el formato IEEE 754 de simple precisin

3.(10%) Explique la estructura y forma de funcionamiento del BUS frontal y del BUS del sistema. Qu diferencia existe entre estos?

4.(10%) Explique el uso y funcionamiento de los registros: AC, MQ, PC e IBR

5.(10%) Explique las siguientes directivas del lenguaje ensamblador .MODEL, .DATA, .CODE, .STACK y TITLE

6.Simplificar al mximo las siguientes funciones lgicas de sumas de productos:

a)(10%)

b)(10%)